主要特点
◼ 100Mbps 至 800Mbps 串行 LVDS 数据有效负载带宽在
10MHz 至 80MHz 的系统时钟之间
◼ 在 80MHz 输入时,芯片功耗小于 550mW(典型值)
◼ 使用同步模式,可快速锁定时钟
◼ 锁定指示器
◼ 不需要外部单元提供 PLL
◼ SSOP28 封装
◼ 可编程时钟边沿触发
◼ 流向行引脚排序,易于 PCB 版图布局